ГОСГРМЭК 821-2000
Правило 2.10. Всякий раз, когда задатчик широковещательнопередаетадрес по линиям адреса,
он ДОЛЖЕН ОБЕСПЕЧИТЬ установку JACK* высоким.
Разрешение 2.7. Задатчик МОЖЕТ либо установить 1ЛСК* высоким во время широковеща
тельной передачи адреса, либо оставитьлинию IACK* невозбужденной (в последнем случае на ней
установят высокий уровень оконечные нагрузки шины).
Правило 2.II. Когда IAСК* находится и низком состоянии, исполнители НЕ ДОЛЖНЫ ОТВЕ-
ЧАТЬ на цик.ш шины пересылки данных.
Правило 2.61. Задатчики АЗ2 ДОЛЖНЫ ОБЛАДАТЬ функциональными возможностями А24 и
А16.
Правило 2.62. Задатчики А24ДОЛЖНЫ ОКЛАДАТЬфункционашюй возможностьюА16.
Предложение 2.6. Не следует полагать, что приведенные выше правила извести читателямдоку
ментации, содержащейтехнические характеристики конкретных изделий. Поэтому вдокументации на
изделия, являющиеся задатчиками А32, предлагается указывать, что они обладают функциональны
ми возможностями Л32, А24 и А16, а на изделия, являющиеся задатчиками Л24, —указывать, что они
обладают функциональными возможностями Л24 иА16.
2.3.6О с н о в н ы еф у н к ц и о н а л ь н ы ев о з м о ж н о с т ип е р е с ы л к и
д а н н ы х
Существуют четыре основных возможности пересылки данных по шине пересылки данных:
1)08(0) (только нечетные байты), D08(EO) (четные и нечетные байты), D16 и D32. Эти возможно сти
удобны для сопряжения с шиной процессоров и периферийных устройств различныхтипов.
8-разрядные процессоры можно сопрягатьс шиной в качестве задатчиков D08(EO). 16-разряд-
ные процессоры —в качестве задатчиков D16. Исполнитель D16 целесообразно использовать
для сопряжения с шиной пересылки данных 16-разрядных устройств памяти или
исполнителей 16-разрядных устройств ввода/вывода.
Многие выпускаемые промышленностью интегральные схемы (ИС) периферийных устройств
имеют только 8-разрядные регистры. Несмотря на то. что эти ИС имеют в своем составе несколько
таких регистров, они не могут предоставлять одновременно содержимое двух регистров, когда задат
чик 1)16делает попытки обратиться к двум соседним ячейкам в цикледвухбайтового считывания.
Такие 8-разрядные ИС периферийных устройств можно сопрягатьс шиной пересылки данных в каче
стве исполнителей 1)08(0), которые обеспечивают прием и передачу содержимых БАЙТА (1) или
БАЙТА (3) и отвечают только на обращения к одному нечетному байту. Это позволяет упростить
логику сопряжения исполнителя 1)08(0), поскольку обращения к одному нечетному байту всегда
происходят с использованиемлиний DO0—D07.
Правило 2.63. Задатчики 032, испашители 032 и адресныемониторы 032ДОЛЖНЫ ОБЛАДАТЬ
функциональными возможностями DOtifEO)и 016.
Правило 2.64. ’Задатчики D16, исполнители 016 и адресныемониторы 016ДОЛЖНЫ ОБЛАДАТЬ
функциональной возможностью DOS(EO).
Предложение 2.7. Не следует полагать, что приведенные выше правила известны читателям
документации, содержащей технические характеристики конкретных изделий. Поэтому в документа
ции на изделия, обладающие функциональной возможностью D32. предлагается указывать, что они
обладают функциональными возможностями 1)32, D16 и 1)08(ЕО), а на изделия, обладающие функ
циональной возможностью D16. —указывать, что они обладают функциональными возможностями
D16 и D08(EO).
Правило 2.4. Исполнители 016 НЕДОЛЖНЫ ОТВЕЧАТЬустановкой ОТАСК* низким во время
йена тения ци/сюв, которыезапрашивают обращениек байтовымячейкам БАЙТЫ (1—2), БАЙТЫ (0—2),
БАЙТЫ (1-3) или БАЙТЫ (0-3).
Правило 2.5. Исполнители О(ЩЕО) НЕДОЛЖНЫ ОТВЕЧАТЬ установкой ОТАСК* низким во
время исполнения циклов, которые запрашивают обращение к байтовым ячейкам БАЙТЫ (О—I),
БАЙТЫ (1-2), БАЙТЫ (2-3), БАЙТЫ (0-2), БАЙТЫ(1-3) или БАЙТЫ (0-3).
Правило 2.65. Исполнители 008(0) НЕДОЛЖНЫ ОТВЕЧАТЬотрицателышм перепадомсигнаш
на линии ОТАСК* во время исполнения циклов, которые запрашивают обращение к байтовым ячейкам
БАЙТ(0), БАЙТ(2), БАЙТЫ(0-1). БАЙТЫ!1-2), БАЙТЫ(2-3), БАЙТЫ(0-2), БАЙТЫ(!-3) иш БАЙ-
ТЫ(О-З).
Предложение 2.8. Предлагается проектировать исполнители так, чтобыони отвечалиотрицатель
ным перепадом налипни BERR* при возникновении следующих ситуаций:
2
-
2
*
23