ГОСТ РМЭК 821-2000
Окончание таблицы 2.2
ВыбираемыебаГиояыс
ячейки
DSI•DS0*А01LWORD*
Двухбайтовыйдоступ
БАЙТЫ (0—1)низкий
БАЙТЫ (1—2)низкий
БАЙТЫ (2—3)низкий
НизкийНизкий
НизкийВысокий
НизкийВысокий
Высокий
Низкий
Высокий
Трехбайтовыйдоступ
БАЙТБ1 (0—2)
БАЙТБ1(1—3)
низкий
высокий
Высокий Низкий Низкий
Низкий Низкий Низкий
Чстырсхбаитовый доступ
БАЙТЫ (0—3)низкийНизкийНизкийНизкий
Замечание 2.2. При установке обоих стробов данных низкими один строб данных может
установиться низким несколько позднее другого. В этом случае уровни сигналов, указанные в
таблице 2.2. подразумевают окончательно установившиеся уровни.
Замечание 2.3. Для данных уровней четырех сигнальных линий, указанных в таблице 2.2,
возможны 16 комбинаций. Из этих 16 две комбинации являются запрещенными и не используются
(см. правило 2.1).
Правило 2.1. Задатчики НЕ ДОЛЖНЫ ФОРМИРОВАТЬ циклов шины пересылки данных в
сзучаях. когда окончательныеуровни сигналов DSO*. DS1* A0J и LWORD* составляют одну из
следующих запрещенных комбинаций:
DSI*DS0*АО1LWORD*
высокий низкий высокий низкий
низкий высокий высокий низкий
Разрешение 2.1. Когда задатчик обращается к байтовым ячейкам БАЙТЫ (1—2) (см. таблицу
2.2), он МОЖЕТ сформировать на короткое время в виде переходных состояний одну из двух
комбинаций, приведенных в правиле 2.1 (т.е. вто время, как один стробданных перейдет на низкий
логический уровень, а другой на него не перейдет).
Замечание 2.4. Всякий раз, когда задатчик устанавливает LWORD* низким и А01 высоким, он
устанавливает оба строба данных низкими (любаядругая комбинация является запрещенной). Проек
тировщики модулей могут воспользоваться этим обстоятельством .тля упрощения логической схемы
исполнителей.
Разрешение 2.2. С целью упрощения требуемой схемы исполнители, отвечающие на какие-либо
циклы, в которых происходит обращение к байтовым ячейкам БАЙТЫ (1—2) (см. таблицу 2.2),
МОГУТ бытьспроектированы без логики, отличающей эти циклы от двух запрещенных циклов,
указанных в правиле 2.1.
2.2.2 Л и н и им о д и ф и к а т о р аа д р е с а
Имеется шесть линий модификатора адреса. Они позволяют задатчику отправлять допол
нительную двоичную информацию исполнителю во время циклов шины пересылки данных. В
таблице 2.3 указаны все 64 возможных кода модификатора адреса, которые подразделены на три
класса.
а) Определяемые стандартом, которые включают:
- коды модификатора адреса короткой адресации, указывающие, что для выбора группы БАЙ
ТЫ (0—3) используются адресные линии А02—А15;
- коды модификатора адреса стандартной адресации, указывающие, что для выбора группы
БАЙТЫ (0—3) используются адресные линии А02—А23;
- коды модификатора адреса расширенной адресации, указывающие, что для выбора группы
БАЙТЫ (0—3) используются адресные линии А02—А31.
б) Зарезервированные коды.
в) Коды, определяемые пользователем.
13