ГОСТ Р 51884-2002
Прави.ю В.6.34. Еслимодуль Гнезда Овыполняет протокол STST, то онДОЛЖЕН УДОВЛЕТВО
РЯТЬ требованиям к временным параметрам, указанным нарисунке В.7.
О п и с а н и е п а р а м е тр а
О б о а и а ч е к и с
tupaxetpa
З н а ч е н и е
napaxet-
р а . н е . и с м ен ее
Т1
Т2
50
15
Время установления сигнала START/STOP
То же, удержания
Рисунок В.7 —Стартстоиныи (START/STOP) протокол для линий TTLTRG*
Пршиио B.6.3S. Приемник запуска протокола STSTдлялиний TTLTRG*ДОЛЖЕН ПРИНИМАТЬ
любую команду STST, имеющую время установления и удержания неменее 7нс каждое.
Правило В.6.36. Приреализации протокола STST состоянию STARTДОЛЖЕН СООТВЕТСТВО
ВАТЬ низкий (активный) уровень сигнала START/STOP на назначенной линии TTLTRG*, а состоянию
STOP—высокий (неактивный) уровень сигнала START/STOP на этой линии TTLTRG*.
В.6.2.3.1.6 Буферация внешнего сигнала запуска
Замечание В.6.7. Правила возбуждения и нагрузки линий TTLTRG4, требуют, чтобы эти линии
были буферизованы при их выводе за пределы базового блока.
Рекомендация В.6.2. При выводе операции запуска за пределы базового блока буферный мо
дуль возбуждает и принимает сигналы, как это описано в В.6.2.3.1.6.1.
B.6.2.3.I.6.I Стандартный буфер внешнего запуска
Для достижения максимальной совместимости между несколькими базовыми блоками VXI
либо между базовым блоком VXI и внешними приборами рекомендуется стандартная буферная
схема для линий TTLTRG4. Источник сигнала запуска имеет последовательное сопротивление 50
Ом. При открытом состоянии выход этого источника имеет низкий уровень напряжения не более 0,4 В
и высокий уровень не менее 4.2 В. Язя соединения модуля источника с другими базовыми блоками
VX1 либо измерительными приборами рекомендуется использовать 50-омный кабель. Для получения
наивысших характеристик передачи сигнала на конце кабеля устанавливается резистор 50 Ом в
наиболее удаленной от источника точке. Пороговый уровень приемника фиксируется на уровне 1,5
В при сопротивлении нагрузки не менее 5 кОм. Смысл состояния линий TTLTRG4оста ется
неизменным (активное состояние — низкое) (рисунок В.8).
Замечание В.6.8. Встандартном буфере внешнего запуска требуется только простая буфериза
ция дтя реализации протоколов синхронного и асинхронного запуска.
В.6.2.4 Линии запуска ЭСЛ (ECLTRG0—1)
Линии ECLTRG предназначены для использования в качестве средств межмодульной синх
ронизации. Эти две линии проходят по всей длине объединительной платы подсистемы VXI. Любой
модуль, включая модуль Гнезда 0, может возбуждать эти линии и принимать информацию от этих
линий. Эти линии представляют собой линии ЭСЛ с несимметричным выходом и имеют волновое
сопротивление около 50 Ом. Активное состояние определено как высокий логический уровень.
Правило В. 6.37. Оба конца каждойлинии ECL TRGДОЛЖНЫ СОЕДИНЯТЬСЯ на объединитель
ной плате через резистор 50 Ом с источником питания минус 2 В. В этом случае необходимо, чтобы
любой формирователь для этих линий был способен возбуждать уровни ЭСЛ на нагрузке 25 Ом.
Правило В. 6.3S. Максимальная длина проводникалинии ECL TRGот контактнойплощадки соеди
нителя Р2 до внутренних схем на любом модуле НЕ ДОЛЖНА ПРЕВЫША ТЬ 25,4 мм (Г).
2-2—131115