ГОСТ Р 70184—2022
4.5.1.2 Поле MODCOD
Поле MODCOD состоит из 5 бит. Вне режима СНОСШ поле MODCOD принимает значения от 110
до 2810 и определяет скорость кода (г|с = [1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4, 4/5, 5/6, 8/9, 9/10]) и тип модуля
ции (вместимость символа лмоо = [2, 3, 4, 5]) согласно таблице 15. Значения поля MODCOD в режиме
СНОСШ описаны в пункте 2.2.1 приложения Ж.
Таблица 15 — Значения поля MODCOD
Режим
MODCODРежимMODCOD
Режим
MODCODРежимMODCOD
QPSK 1/4
8PSK9/10
QPSK 1/3
16APSK 2/3
QPSK 2/5
16APSK 3/4
о
hT
CM
QPSK 1/2
16APSK 4/5
QPSK 3/5
16APSK 5/6
QPSK 2/3
16APSK 8/9
QPSK 3/4
16APSK 9/10
QPSK 4/5
110
QPSK 5/6
910
210
QPSK 8/9
1°10
310
QPSK 9/10
1110
410
8PSK 3/5
1210
510
8PSK 2/3
13ю
610
8PSK 3/4
1410
710
8PSK 5/6
1510
810
8PSK 8/9
16-10
32APSK 3/4
1710
32APSK 4/5
25ю
18ю
32APSK 5/6
26ю
19ю
32APSK 8/9
2°10
32APSK 9/10
2810
2110
СНОСШ-1
29io
2210
СНОСШ-2
ЗОю
23ю
СНОСШ-3
3110
2410
Зарезерв.
°10
4.5.1.3 Поле ТУРЕ
Вне режима СНОСШ первый бит поля ТУРЕ определяет длину кадра FEC-кадра: 0 — длинный
кадр (64 800 бит), 1 — короткий кадр (16 200 бит).
Второй бит поля ТУРЕ определяет конфигурацию пилотов: 0 — пилоты не применяются, 1 — пи
лоты применяются.
4.5.1.4 PLS-код
К 7 битам полей MODCODE Ь.,, Ь2, ... Ь5 и ТУРЕ Ь6, Ь7 применяется код (64,7), который строится
на основе кода (32,6), описанного ниже, по схеме, представленной на рисунке 14.
Рисунок 14 — Блок-схема формирования PLS-кода
Данный способ построения гарантирует, что каждый бит с нечетным индексом либо всегда равен
предыдущему, либо всегда ему обратен. Выбор одного из двух случаев зависит от значения бита Ь7.
Данная особенность может быть использована при применении когерентного детектирования.
5бит поля MODCOD и первый бит поля ТУРЕ линейно кодируются с помощью кода (32,6) со сле
дующей порождающей матрицей:
01010101010101010101010101010101
л
G =
00110011001100110011001100110011
00001111000011110000111100001111
00000000111111110000000011111111
00000000000000001111111111111111
11111111111111111111111111111111
20